3月10日に第9回LPBフォーラムを開催します
第9回 LPBフォーラム
- 開催日時:2017年3月10日(金)14:00~17:00
- 場 所:一般社団法人 電子情報技術産業協会
〒100-0004 東京都千代田区大手町1-1-3 大手センタービル4階 409-411会議室 - 懇親会:17:30 〜 , 416会議室 (¥2,000、当日集金します)
申し込み
下記URLより申し込みください。
http://www.lpb-forum.com/lpbforum9-registration/
プログラム
14:00-14:20 | 半導体設計技術小委員会の活動報告 IEC 63055/IEEE2401制定発表と2017年度 半導体&システム設計技術委員会への展望 |
(株)東芝 福場 |
14:20-14:40 | LPBフォーマットの概要とEDA採用状況 | ソニーLSIデザイン(株) 濱田 |
14:40-15:00 | LPBフォーマットのリリース計画 | ルネサスシステムデザイン(株) 永野 |
15:00-15:20 | パワーデバイスのモデル標準化 | モーデック 西嶋 |
15:20-15:35 | ーー休憩ーー | |
15:35-16:00 | IBIS-LPBデザインキット | (株)東芝 岡野、青木、 メンターグラフィックスジャパン 門田 |
16:00-16:20 | LPBフォーマットとIBIS5.0を活用したPI解析 | (株)リコー 村田、 富士通アドバンストテクノロジ(株)大塚 |
16:20-16:40 | [ユーザ事例1]ANSYS&図研環境におけるLPBフォーマットを使用したシミュレーションモデル化検証 | セイコーエプソン(株) 眞篠 |
16:40-17:00 | [ユーザ事例2]LPBフォーマットを活用した構想設計実例 | (株) 東芝 岡野 |
17:00-17:15 | まとめ、連絡事項 |